详情

如何降低LVPECL和XO以及VCXO晶振的功耗?

来源:深圳市康华尔电子有限公司2025/7/1 19:25:4935
导读:

几十年来国内外众多晶振厂家,一直在研究如何降低石英晶体振荡器功耗的方法和技术,尤其是要应用到XO晶振,LV-PECL晶振,VCXO晶振等常用的有源晶振类型.10年来振荡器制造技术已经明显有所提升,一般的振荡器基本上都能达到低功耗要求,只是针对部分产品高要求的设计方案,可能无法满足,这个时候就需要进一步的降低晶振功耗,那么有哪些方法可以做到呢?

关于终止和连接LVPECL,LVDS,CML等的应用笔记很多.因此,没有必要重写这些写得很好的文档.然而,降低功耗一直是一个驱动问题,本应用笔记显示了一种节省功耗的简单方法,以及测量结果.非常常见的LVPECL贴片差分晶振端接方法是上拉/下拉方法,如图1所示(可选AC显示了帽子).

如何降低LVPECL和XO以及VCXO晶振的功耗?

如果可以使用从发射极到地的单个电阻,如图2所示,那么电流将减小.欧美进口晶振VCC6的典型结果,具有156.250MHz输出,系列如表1所示,并突出了相当大的功耗节省.

表格1

终止计划

130上拉/82下拉

接地240欧姆

接地330欧姆

接地470欧姆

典型功耗

77毫安

49毫安

45毫安

41毫安

应注意,大于240欧姆的值将导致p/p输出的降低.例如,470欧姆电阻导致420mvp/p输出,并伴有一些振铃/过冲,需要在系统中进行评估以验证应用.240欧姆端接方案通常用于Vectron晶振,对于短距离应用应该是可接受的,2-3英寸的FR4迹线-甚至可能更长,但尚未评估.

版权与免责声明:凡本网注明“来源:亚洲制造网”的所有作品,均为浙江兴旺宝明通网络有限公司-亚洲制造网合法拥有版权或有权使用的作品,未经本网授权不得转载、摘编或利用其它方式使用上述作品。已经本网授权使用作品的,应在授权范围内使用,并注明“来源:亚洲制造网”。违反上述声明者,本网将追究其相关法律责任。 本网转载并注明自其它来源(非亚洲制造网)的作品,目的在于传递更多信息,并不代表本网赞同其观点或和对其真实性负责,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品第一来源,并自负版权等法律责任。 如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

展开全部